Quartus II 13(PLD/FPGA开发软件)

Quartus II 13(PLD/FPGA开发软件)

系统:PC

日期:2024-08-28

类别:行业软件

版本:v13.1.0.162

  • 详情
  • 相关
  • 教程
  • 评论

Quartus II 13是一款综合性PLD/FPGA开发软件,内置非常强大的综合器以及仿真器,支持原理图、VHDL、VerilogHDL还有AHDL等等多种设计文件的输入,都是可以轻轻松松完成从设计输入到硬件配置的整个PLD的一个设计流程。软件的操作界面也是非常简洁,界面统一,运行速度也是很快,功能集中等多种特点,即使你是新手小白,想入手该软件也是非常轻松的,易学易用。它完美的支持window的多系统、Linux以及Unix等系统,这款软件的强大之处就是它的设计能力以及直观且易用的接口,受到很多数字系统设计者的欢迎。

Quartus II 13安装教程:

1、下载文件提供的压缩包,然后解压出来

2、打开解压后的文件夹,再打开【Quartus】文件夹。

3、鼠标右击【QuartusSetup-13.1.0.162.exe】选择【以管理员身份运行】。

4、点击【Next>】。

5、选择【I accept the agreement】然后点击【Next>】。

6、点击文件夹小图标更改软件的安装路径,建议安装在除C盘之外的其它磁盘,可以在D盘或其它磁盘新建一个【altera】文件夹,然后点击【Next>】。

7、点击【Next>】。

8、点击【Next>】。

9、安装中。

10、点击【Finish】。

11、点击【OK】。

12、点击【Cancel】。

13、打开安装包解压后的【Quartus II 13.1】文件夹里面的【Quartus】文件夹,鼠标右击【ModelSimSetup-13.1.0.162.exe】选择【以管理员身份运行】。

14、点击【Next>】。

15、点击【Next>】。

16、选择【I accept the agreement】然后点击【Next>】。

17、安装路径要和步骤7设置的安装路径保持一致,然后点击【Next>】。

18、点击【Yes】。

19、点击【Next>】。

20、安装中。

21、点击【Finish】。

22、双击打开安装包解压后的【Quartus II 13.1】文件夹里面的【Crack】文件夹。

23、鼠标右击【Quartus_13.1_x64、exe】选择【以管理员身份运行】。

24、点击【应用】。

25、点击【是】。

26、打开软件安装路径下的【bin】文件夹再选中里面【sys_cpt、dll】文件,然后点击【打开】。

27、选择D盘根目录保存激活文件,点击【保存】。

28、在桌面双击【Quartus II 13.1 (64-Bit)】软件图标启动软件。

29、选择【Start the 30-day evaluation …】然后点击【OK】。

30、点击菜单栏中的【Tools】然后选择【License Setup】。

31、使用快捷键Ctrl+C复制【Network Interface Card(NIC) ID】框中的一串字符,然后关闭软件。

32、在D盘的根目录下选中【license、dat】文件,鼠标右击选择【打开方式】。

33、选择【记事本】然后点击【确定】。

34、使用快捷键Ctrl+V把HOSTID=XXXXXXX后面的xxxxx替换掉。

35、替换后的文件,使用快捷键Ctrl+S保存。

36、在桌面双击【Quartus II 13.1 (64-Bit)】软件图标启动软件。

37、选择【If you have a …】然后点击【OK】。

38、点击【…】。

39、选择第37步保存后的【license、dat】文件,然后点击【打开】。

40、点击【OK】。

41、安装完成,软件运行界面如下。

3、运行setup.bat文件

软件特色

1、Quartus II设计软件也可以自动地从QuartusII仿真器波形文件中创建完整的HDL测试平台

2、支持高速I/O设计,生成专用I/O缓冲信息规范(IBIS)模型导入到常用的EDA信号集成工具中。IBIS模型根据设计中每个管脚的I/O标准设置来定制,简化第三方工具的分析

3、支持双核CPU的嵌入

4、可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件;

芯片(电路)平面布局连线编辑

5、LogicLock增量设计方法,用户可建立并优化系统,然后添加对原始系统的性能影响较小或无影响的后续模块

功能强大的逻辑综合工具

6、完备的电路功能仿真与时序逻辑仿真工具

7、定时/时序分析与关键路径延时分析

8、可使用SignalTap II逻辑分析工具进行嵌入式的逻辑分析

9、支持软件源文件的添加和创建,并将它们链接起来生成编程文件

10、使用组合编译方式可一次完成整体设计流程

11、自动定位编译错误

12、高效的期间编程与验证工具

13、可读入标准的EDIF网表文件、VHDL网表文件和Verilog网表文件

14、能生成第三方EDA软件使用的VHDL网表文件和Verilog网表文件

软件亮点

1、可以在Windows、Linux以及Unix上使用,除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。

2、支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。

3、通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。

4、作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。目前Altera已经停止了对Maxplus II 的更新支持,Quartus II 与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在Quartus II 中包含了许多诸如SignalTap II、Chip Editor和RTL Viewer的设计辅助工具,集成了SOPC和HardCopy设计流程,并且继承了Maxplus II 友好的图形界面及简便的使用方法。

5、作为一种可编程逻辑的设计环境,由于强大的设计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。

展开内容

评分及评论

4.5满分5.0分

点击星星用来评分

评论需审核后才能显示
同类排行